So sánh kiến trúc Bus Wishbone và Amba Axi
Số trang: 11
Loại file: pdf
Dung lượng: 0.00 B
Lượt xem: 174
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Bài viết So sánh kiến trúc Bus Wishbone và Amba Axi trình bày so sánh hai loại kiến trúc bus phổ biến là bus WISHBONE và AMBA AXI (Advanced Microcontroller Bus Architecture Advanced eXtensible Interface) dựa trên mô hình hệ thống kết nối điểm - điểm bằng cách thực hiện mô phỏng và so sánh hiệu năng của chúng dựa trên thông số tài nguyên, công suất tiêu thụ của mỗi hệ thống.
Nội dung trích xuất từ tài liệu:
So sánh kiến trúc Bus Wishbone và Amba Axi JOURNAL OF TECHNOLOGY EDUCATION SCIENCE Ho Chi Minh City University of Technology and Education Website: https://jte.hcmute.edu.vn/ ISSN: 1859-1272 Email: jte@hcmute.edu.vn A Comparison of the Wishbone and Amba Axi Bus Architecture Nguyen Quang Anh Tuan*, Nguyen Van Tuan, Vo Phan Man Dat, Van Ba Huy, Truong Quang Phuc, Nguyen Ngo Lam Ho Chi Minh City University of Technology and Education, Vietnam * Corresponding author. Email: 18161299@student.hcmute.edu.vn ARTICLE INFO ABSTRACT Received: 4/7/2022 In the current trend of The Fourth Industrial Revolution, System-on-chip (SoC) design plays an important role in embedded systems and is a leading Revised: 19/7/2022 field of many industrial countries around the world. The rapid development of Accepted: 19/8/2022 semiconductor technology makes it possible to integrate more and more components on a chip. Bus protocols were developed and used as a common Published: 30/8/2022 interface for efficient interconnection of on-chip components, reducing complexity, energy consumption, and manufacturing costs. In this paper, KEYWORDS we compare two popular bus architectures WISHBONE and AMBA AXI System-on-Chip (SoC) (Advanced Microcontroller Bus Architecture Advanced eXtensible Interface) IP Core based on the point-to-point connection system model by performing simulation and comparing their performance based on resource parameters, power WISHBONE Bus consumption of each system. Specifically, the Point-to-Point connection AMBA AXI bus model of both buses will use a MASTER interface which is a DMA (Direct Bus Architecture Memory Access) connected to a SLAVE interface which is a RAM (Random Access Memory). These interfaces are IP cores that can be used and reused for different applications and purposes. The results are verified through simulation with the software Xilinx Vivado 2019.1. So Sánh Kiến Trúc Bus Wishbone Và Amba Axi Nguyễn Quang Anh Tuấn*, Nguyễn Văn Tuấn, Võ Phan Mẫn Đạt, Văn Bá Huy, Trương Quang Phúc, Nguyễn Ngô Lâm Trường Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, Việt Nam * Tác giả liên hệ. Email: 18161299@student.hcmute.edu.vn THÔNG TIN BÀI BÁO TÓM TẮT Ngày nhận bài: 4/7/2022 Trong xu hướng hiện tại của cuộc Cách mạng Công nghiệp 4.0, thiết kế Hệ thống trên chip (SoC) đóng vai trò quan trọng trong các hệ thống nhúng và là Ngày hoàn thiện: 19/7/2022 một lĩnh vực mũi nhọn của nhiều nước công nghiệp trên thế giới. Sự phát Ngày chấp nhận đăng: 19/8/2022 triển nhanh chóng của lĩnh vực công nghệ bán dẫn giúp chúng ta có thể tích hợp ngày càng nhiều các thành phần trên một con chip. Các giao thức bus Ngày đăng: 30/8/2022 được phát triển và sử dụng như một giao diện chung cho việc kết nối hiệu quả TỪ KHÓA giữa các thành phần trên chip, giúp giảm mức độ phức tạp, năng lượng tiêu Hệ thống trên chip (SoC) thụ và chi phí sản xuất. Trong bài báo này, nhóm tác giả so sánh hai loại kiến trúc bus phổ biến là bus WISHBONE và AMBA AXI (Advanced Lõi IP Microcontroller Bus Architecture Advanced eXtensible Interface) dựa Bus WISHBONE trên mô hình hệ thống kết nối điểm - điểm bằng cách thực hiện mô phỏng và Bus AMBA AXI so sánh hiệu năng của chúng dựa trên thông số tài nguyên, công suất tiêu thụ Kiến trúc Bus của mỗi hệ thống. Cụ thể, mô hình kết nối điểm – điểm của cả hai bus sẽ sử dụng một giao diện MASTER là một DMA (Direct Memory Access) kết nối với một giao diện SLAVE là một bộ nhớ RAM (Random Access Memory). Các giao diện này là các lõi IP có thể được sử dụng và tái sử dụng cho các ứng dụng và mục đích khác nhau. Kết quả được thực nghiệm thông qua mô ...
Nội dung trích xuất từ tài liệu:
So sánh kiến trúc Bus Wishbone và Amba Axi JOURNAL OF TECHNOLOGY EDUCATION SCIENCE Ho Chi Minh City University of Technology and Education Website: https://jte.hcmute.edu.vn/ ISSN: 1859-1272 Email: jte@hcmute.edu.vn A Comparison of the Wishbone and Amba Axi Bus Architecture Nguyen Quang Anh Tuan*, Nguyen Van Tuan, Vo Phan Man Dat, Van Ba Huy, Truong Quang Phuc, Nguyen Ngo Lam Ho Chi Minh City University of Technology and Education, Vietnam * Corresponding author. Email: 18161299@student.hcmute.edu.vn ARTICLE INFO ABSTRACT Received: 4/7/2022 In the current trend of The Fourth Industrial Revolution, System-on-chip (SoC) design plays an important role in embedded systems and is a leading Revised: 19/7/2022 field of many industrial countries around the world. The rapid development of Accepted: 19/8/2022 semiconductor technology makes it possible to integrate more and more components on a chip. Bus protocols were developed and used as a common Published: 30/8/2022 interface for efficient interconnection of on-chip components, reducing complexity, energy consumption, and manufacturing costs. In this paper, KEYWORDS we compare two popular bus architectures WISHBONE and AMBA AXI System-on-Chip (SoC) (Advanced Microcontroller Bus Architecture Advanced eXtensible Interface) IP Core based on the point-to-point connection system model by performing simulation and comparing their performance based on resource parameters, power WISHBONE Bus consumption of each system. Specifically, the Point-to-Point connection AMBA AXI bus model of both buses will use a MASTER interface which is a DMA (Direct Bus Architecture Memory Access) connected to a SLAVE interface which is a RAM (Random Access Memory). These interfaces are IP cores that can be used and reused for different applications and purposes. The results are verified through simulation with the software Xilinx Vivado 2019.1. So Sánh Kiến Trúc Bus Wishbone Và Amba Axi Nguyễn Quang Anh Tuấn*, Nguyễn Văn Tuấn, Võ Phan Mẫn Đạt, Văn Bá Huy, Trương Quang Phúc, Nguyễn Ngô Lâm Trường Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, Việt Nam * Tác giả liên hệ. Email: 18161299@student.hcmute.edu.vn THÔNG TIN BÀI BÁO TÓM TẮT Ngày nhận bài: 4/7/2022 Trong xu hướng hiện tại của cuộc Cách mạng Công nghiệp 4.0, thiết kế Hệ thống trên chip (SoC) đóng vai trò quan trọng trong các hệ thống nhúng và là Ngày hoàn thiện: 19/7/2022 một lĩnh vực mũi nhọn của nhiều nước công nghiệp trên thế giới. Sự phát Ngày chấp nhận đăng: 19/8/2022 triển nhanh chóng của lĩnh vực công nghệ bán dẫn giúp chúng ta có thể tích hợp ngày càng nhiều các thành phần trên một con chip. Các giao thức bus Ngày đăng: 30/8/2022 được phát triển và sử dụng như một giao diện chung cho việc kết nối hiệu quả TỪ KHÓA giữa các thành phần trên chip, giúp giảm mức độ phức tạp, năng lượng tiêu Hệ thống trên chip (SoC) thụ và chi phí sản xuất. Trong bài báo này, nhóm tác giả so sánh hai loại kiến trúc bus phổ biến là bus WISHBONE và AMBA AXI (Advanced Lõi IP Microcontroller Bus Architecture Advanced eXtensible Interface) dựa Bus WISHBONE trên mô hình hệ thống kết nối điểm - điểm bằng cách thực hiện mô phỏng và Bus AMBA AXI so sánh hiệu năng của chúng dựa trên thông số tài nguyên, công suất tiêu thụ Kiến trúc Bus của mỗi hệ thống. Cụ thể, mô hình kết nối điểm – điểm của cả hai bus sẽ sử dụng một giao diện MASTER là một DMA (Direct Memory Access) kết nối với một giao diện SLAVE là một bộ nhớ RAM (Random Access Memory). Các giao diện này là các lõi IP có thể được sử dụng và tái sử dụng cho các ứng dụng và mục đích khác nhau. Kết quả được thực nghiệm thông qua mô ...
Tìm kiếm theo từ khóa liên quan:
Hệ thống trên chip Bus AMBA AXI Kiến trúc Bus Hệ thống kết nối điểm Công nghệ bán dẫnTài liệu có liên quan:
-
Tóm tắt luận án Tiến sĩ Kỹ thuật: Nghiên cứu xây dựng bộ điều khiển CNC-on-Chip
27 trang 150 0 0 -
Bài giảng Điện tử số: Chương 1 - TS. Hoàng Văn Phúc
31 trang 104 0 0 -
Thiết kế và thực hiện bộ giao tiếp mạng có hiệu năng cao cho mạng trên chip trên FPGA spartan - 6
5 trang 30 0 0 -
Xây dựng, phân tích hoạt động và đánh giá hiệu năng của hệ thống trên chip sử dụng Wishbone
11 trang 26 0 0 -
14 trang 26 0 0
-
Đánh giá bộ phân xử mức ưu tiên cố định và Round Robin trên phần cứng FPGA Spartan 3E
15 trang 24 0 0 -
5 trang 24 0 0
-
Bài giảng Dụng cụ bán dẫn: Chương 1 - GV. Hồ Trung Mỹ
27 trang 20 0 0 -
Tổng quan về công nghệ bán dẫn thế hệ thứ ba: GaN và SiC
5 trang 20 0 0 -
Mạch điện tử - Chương 6: Op-Amp
0 trang 17 0 0